Full metadata record
DC FieldValueLanguage
dc.contributor.authorBlume, Holger-
dc.contributor.authorHesselbarth, Sebastian-
dc.date.accessioned2013-03-01T09:41:16Z-
dc.date.available2013-03-01T09:41:16Z-
dc.date.issued2013-03-01-
dc.identifier.urihttp://hdl.handle.net/2003/30046-
dc.identifier.urihttp://dx.doi.org/10.17877/DE290R-5365-
dc.description.abstractDieser Beitrag beschreibt eine Methodik zur Verlustleistungsmodellierung von eingebetteten Prozessoren im Entwurfsstadium auf Basis der Hardwarebeschreibung. Die Methodik wurde exemplarisch auf einen typischen RISC-Prozessor angewendet. Die gewonnenen Verlustleistungsmodelle zeigen eine geringe Abweichung hinsichtlich der mittleren Verlustleistungsaufnahme von unter 5% und eine hohe Güte bezüglich des zeitlichen Verlaufes der Verlustleistungsaufnahme im Vergleich zur sehr zeitaufwendigen Simulation der Gatter-Netzliste. Zudem lassen sich die Modelle zusammen mit der funktionalen Emulation des Prozessors auf einem FPGA abbilden. Die hohe Ausführungsgeschwindigkeit der Emulation erlaubt sowohl eine umfassende, verlustleistungsorientierte Optimierung der Anwendungen durch den Applikationsentwickler als auch eine anwendungsorientierte Optimierung der Prozessorarchitektur durch den Hardwareentwickler.de
dc.language.isodede
dc.relation.ispartof15. ITG-Fachtagung für Elektronische Medien, 26.-27. Februar, Dortmundde
dc.subject.ddc620-
dc.titleMethoden zur applikationsspezifischen Verlustleitungsoptimierung für eingebettete Prozessorende
dc.typeTextde
dc.type.publicationtypeconferenceObjectde
dcterms.accessRightsopen access-
Appears in Collections:15. ITG-Fachtagung für Elektronische Medien (Fernsehseminar)



This item is protected by original copyright



This item is protected by original copyright rightsstatements.org