Effiziente Hardwarearchitekturen für Interference Alignment in drahtlosen Kommunikationssystemen

dc.contributor.authorBlume, Holger
dc.contributor.authorKock, Markus
dc.date.accessioned2013-03-01T09:42:45Z
dc.date.available2013-03-01T09:42:45Z
dc.date.issued2013-03-01
dc.description.abstractDie Anforderungen an den Datendurchsatz und die Energieeffizienz in der zukünftigen drahtlosen Heim- und Multimediavernetzung erfordern neue Techniken zur Erhöhung der Spektraleffizienz und zur kooperativen Nutzung knapper Funkressourcen. Interference Alignment (IA) stellt ein mögliches Werkzeug zur effizienten Nutzung der in Mehrbenutzerszenarien zur Verfügung stehenden Kanalkapazität dar. In diesem Beitrag wird die Rechenkomplexität ausgewählter geschlossener und iterativer Interference Alignment Algorithmen für den Einsatz in der digitalen Basisbandverarbeitung in derartigen drahtlosen Hochgeschwindigkeits-Kommunikationssystemen untersucht. Exemplarisch wird dazu der Einsatz von IA in OFDM-basierten Mehrantennensystemen betrachtet. Basierend darauf wird ein speziell auf die Energieeffizienzforderungen mobiler Anwendungen optimierter dedizierter IA-Hardwarebeschleuniger präsentiert. Weiterhin wird die für den Entwurf hoch optimierter Hardwaremodule verwendete FPGA-basierte Entwurfsumgebung vorgestellt, mit dem Fokus auf der Verifikation und Integration der Module in einen ASIC-Desingfluss. Durch den hybriden Hardware-in-the-Loop Ansatz der Kopplung von Entwurfswerkzeugen auf hohem Abstraktionsniveau mit an die ASIC-Synthese angelehnten Verfahren lässt sich die Hardware-Entwurfszeit deutlich verkürzen.de
dc.identifier.urihttp://hdl.handle.net/2003/30048
dc.identifier.urihttp://dx.doi.org/10.17877/DE290R-14781
dc.language.isodede
dc.relation.ispartof15. ITG-Fachtagung für Elektronische Medien, 26.-27. Februar, Dortmundde
dc.subject.ddc620
dc.titleEffiziente Hardwarearchitekturen für Interference Alignment in drahtlosen Kommunikationssystemende
dc.typeTextde
dc.type.publicationtypeconferenceObjectde
dcterms.accessRightsopen access

Files

Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
Kock - Effiziente Hardwarearchitekturen für Interference-Alignment in drahtlosen Kommunikationssystemen.pdf
Size:
112.85 KB
Format:
Adobe Portable Document Format
Description:
DNB
Loading...
Thumbnail Image
Name:
Kock_Präsentation.pdf
Size:
2.47 MB
Format:
Adobe Portable Document Format
License bundle
Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.44 KB
Format:
Item-specific license agreed upon to submission
Description: