Autor(en): Basu, Anupam
Leupers, Rainer
Marwedel, Peter
Titel: Register-Constrained Address Computation in DSP Programs
Sprache (ISO): en
Zusammenfassung: This paper describes a new code optimization technique for digital signal processors (DSPs). One important characteristic of DSP algorithms are iterative accesses to data array elements within loops. DSPs support efficient address computations for such array accesses by means of dedicated address generation units (AGUs). We present a heuristic technique which, given an AGU with a fixed number of address registers, minimizes the number of instructions needed for array address computations in a program loop.
URI: http://hdl.handle.net/2003/2760
http://dx.doi.org/10.17877/DE290R-3198
Erscheinungsdatum: 1998-07-02
Provinienz: Universität Dortmund
Enthalten in den Sammlungen:Entwurfsautomatisierung für Eingebettete Systeme

Dateien zu dieser Ressource:
Datei Beschreibung GrößeFormat 
1998-date-BLM.ps96.75 kBPostscriptÖffnen/Anzeigen
date-blm.pdf131.45 kBAdobe PDFÖffnen/Anzeigen


Diese Ressource ist urheberrechtlich geschützt.



Diese Ressource ist urheberrechtlich geschützt. rightsstatements.org